學分數 |
3
|
修課時數 |
3
|
開課班級 |
日間部四年制3年級 A班
|
本課程培養學生下列知識: |
本課程是培養學生運用硬體描述語言設計硬體能力之入門課程,課程內容了解硬體描述語言之語法基礎開始,再輔以EDA工具之使用,最後能實際於FPGA/ CPLD上操作由硬體描述語言所設計之數位電路,並搭配相關電子儀器進行電路實作。1.瞭解硬體描述語言的觀念與語法2.瞭解硬體描述語言之編譯器與模擬器等工具軟體之使用3.瞭解CPLD/FPGA開發平台之硬體架構4.能透過CPLD/FPGA與相關的電子儀器進行電路實作This course provides students in circuit design capacity using hardware description language. The course including: Overview of VHDL, Introduction CAD tool, Introduction architecture of CPL/FPGA, and with the CPLD/FPGA and related electronic equipment for circuit implementation
|
每週授課主題 |
第01週:課程說明與簡介第02週:FPGA架構、實驗板與設計流程簡介第03週:邏輯電路設計與實驗第04週:微處理器設計與實驗第05週:通用型輸出入設計與實驗第06週:模擬工具介紹與實驗第07週:進階功能介紹與實驗第08週:期中複習第09週:期中考第10週:硬體描述語言介紹與實驗-1第11週:硬體描述語言介紹與實驗-2第12週:硬體描述語言介紹與實驗-3第13週:設計範例實驗-1第14週:設計範例實驗-2第15週:設計範例實驗-3第16週:專題製作第17週:期末複習第18週:期末考
|
成績及評量方式 |
期中考:15%期末考:15%隨堂實驗:40%期末專題:10%作業:20%
|
證照、國家考試及競賽關係 |
本課程無證照、國家考試及競賽資料。
|
主要教材 |
1.參考自Altera及Terasic公司提供之資料(自製教材)2.數位邏輯設計林銘波全華圖書 (教科書)
|
教師資料 |
教師網頁:http://www.cyut.edu.tw/~azongtsai/
E-Mail: azongtsai@cyut.edu.tw
Office Hour:
星期三,第5~6節,地點:L-740; 星期四,第5~6節,地點:L-740; 分機:7843
|
|