學分數 |
3
|
修課時數 |
3
|
開課班級 |
日間部四年制3年級 A班
|
本課程與系所培養學生能力指標關聯度: |
核心能力 | 能力指標 | 高度關聯 | 中度關聯 | 低度關聯 |
修習本科目使我具備運用數學、科學及資訊工程知識之能力。 | 具有運用數理基礎於分析與解決問題之能力。 |
|
✔
|
|
修習本科目使我具備設計資訊系統、晶片與整合電路之基礎能力。 | 具備晶片系統開發與整合的能力。 |
|
✔
|
|
修習本科目使我具備設計資訊系統、晶片與整合電路之基礎能力。 | 具有分析與規劃整合電路之能力。 |
|
✔
|
|
本課程培養學生下列知識: |
本課程主要在介紹如何使用電腦輔助工具來進行類比積體電路的設計,其涵蓋的內容有: 1.CMOS基本製程技術2.CMOS基本放大器電路3.Cadence環境: Composer電路編輯器, Hspice電路模擬器,Virtuoso佈局編輯器, DRC佈局法則檢驗4.Pre-Sim及Post-Sim設計流程介紹5.電流鏡,反向放大器,差動對,疊接放大器6.疊接/折疊/雙級/增益提升式運算放大器7.能階參考電路,振盪器,壓控振盪器,相鎖迴路1. This course presents the CAD tool design of analog integrated circuits. The course begins with CMOS technology and principles, and introduces how to design/simulate IC circuit via Cadence tool. 2. Some CMOS blocks are introduced, including current mirrors, inverting amplifiers, differential pairs, cascode amplifiers, one-stage and two-stage OP amp, bandgap reference, oscillator, VCO, and PLL. 3.Contant: Introduction to Full-Custom Design, CMOS Fabrication & Layout, Cadence Environment, Composer Editor, Hspice Simulator, Pre-Layout Simulation, Virtuoso Editor, Design Rule Check, Post-Layout Simulation, Case Study.
|
每週授課主題 |
第01週:Introduction to Analog Design第02週:Basic MOS Device Physics 第03週:Introduction to Basic CMOS Fabrication 第04週:Single-Stage Amplifiers 第05週:Cadence(1): VLSI/Composer第06週:Cadence(2): Hspice (prelayout simulation)第07週:Cadence(3): Vertusuo/DRC第08週:Cadence(4): LVS/PEX (postlayout simulation)第09週:期中考第10週:Cadence(5): Resistor and Capacitor第11週:Differential Amplifiers第12週:Passive and Active Current Mirrors 第13週:Operational Amplifiers(1)第14週:Operational Amplifiers(2)第15週:Bandgap References 第16週:Switched-Capacitor Circuits 第17週:Final Project第18週:期末考
|
成績及評量方式 |
期中考:20%期末考:20%出席:20%作業:20%期末報告:20%
|
證照、國家考試及競賽關係 |
本課程無證照、國家考試及競賽資料。
|
主要教材 |
1.Design of Analog CMOS Integrated Circuits, Behzad Razavi, McGraw-Hill.(教科書)
|
教師資料 |
教師網頁:http://www.csie.cyut.edu.tw/~cyhfyc/cyhfyc.html
E-Mail: cyhfyc@cyut.edu.tw
Office Hour:
星期二,第5~6節,地點:E-719; 星期四,第5~6節,地點:E-719; 分機:4411
|
|
|